最新文章专题视频专题问答1问答10问答100问答1000问答2000关键字专题1关键字专题50关键字专题500关键字专题1500TAG最新视频文章推荐1 推荐3 推荐5 推荐7 推荐9 推荐11 推荐13 推荐15 推荐17 推荐19 推荐21 推荐23 推荐25 推荐27 推荐29 推荐31 推荐33 推荐35 推荐37视频文章20视频文章30视频文章40视频文章50视频文章60 视频文章70视频文章80视频文章90视频文章100视频文章120视频文章140 视频2关键字专题关键字专题tag2tag3文章专题文章专题2文章索引1文章索引2文章索引3文章索引4文章索引5123456789101112131415文章专题3
当前位置: 首页 - 正文

陕西理工学院1

来源:动视网 责编:小OO 时间:2025-09-25 16:14:21
文档

陕西理工学院1

陕西理工学院数字电子技术基础期末考试试卷题号一二三四五总分得分阅卷人答卷注意事项:学生答题前必须先将试卷上面的系名、班名、姓名、学号、考试日期一一填写清楚。字迹要清楚工整,不宜过大,以防试卷不够使用。一、填空题:(每题2分,共18分)1、二进制数(1011011)2转换成十进制数是91;八进制数(723)8转换成十进制数是467;十六进制数(DA5)16转换成十进制数是。2、TTLOC门的输出端并联直接相连,实现线与。3、在下图所示的组合电路框图中,若A1,A2…Am为输入逻辑变量,Y1,Y2
推荐度:
导读陕西理工学院数字电子技术基础期末考试试卷题号一二三四五总分得分阅卷人答卷注意事项:学生答题前必须先将试卷上面的系名、班名、姓名、学号、考试日期一一填写清楚。字迹要清楚工整,不宜过大,以防试卷不够使用。一、填空题:(每题2分,共18分)1、二进制数(1011011)2转换成十进制数是91;八进制数(723)8转换成十进制数是467;十六进制数(DA5)16转换成十进制数是。2、TTLOC门的输出端并联直接相连,实现线与。3、在下图所示的组合电路框图中,若A1,A2…Am为输入逻辑变量,Y1,Y2
    

陕西理工学院   

数字电子技术基础     期末考试试卷

题号总分
得分
阅卷人
答卷注意事项:学生答题前必须先将试卷上面的系名、班名、姓名、学号、考试日期一一填写清楚。字迹要清楚工整,不宜过大,以防试卷不够使用。

一、填空题:(每题2分,共18分)

1、二进制数(1011011)2转换成十进制数是  91 ;八进制数(723)8 转换成十进制数是  467    ;十六进制数(DA5)16转换成十进制数是        。

2、TTL OC门的输出端 并联      直接相连,实现线与。

3、在下图所示的组合电路框图中,若A1 , A2 …A m 为输入逻辑变量,Y1 ,Y2…Yn为输出逻辑函数,其输入和输出间的函数关系可表示为

Y1 = f1  (A1,A2……AM)                

由此可见,组合电路的输出只决定于 输入                  

而与    电路的原状态                 无关。

4、由两级触发器构成的同步时序电路的状态转换表如表所示,则该电路的逻辑功能是  加减法计数器     。当X=0时,电路状态Q2 Q1按 加法   计数;当X=1时,电路状态按  减法  计数。

 X      

     Z

0     0     00      1      0
0     0     11      0      0
0     1     01      1      0
0     1     10      0      1
1     0     01      1      1
1     0     10      0      0
1     1     00      1      0
1     1     11      0      0
5、请写出表中逻辑函数的数值

  

A    B

Y1=

Y2=

0    011
0    111
1    011
1    101
6、对于JK触发器,若K=,则可完成  D      触发器的逻辑功能。

7、堆栈存储器的存取方式是   先进后出     。

8、倒T型电阻网络DAC的电阻网络的电阻取值只有  R和2R      两种。

9、将模拟信号转换为数字信号,需要  取样    、保持      、量化     、编码      四个过程。

二、选择题:(每题2分,共18分)

1、异步时序电路和同步时序电路比较,其差异在于

    A.没有触发器    B.没有统一的时钟脉冲控制

    C.没有稳定状态  D.输出只与内部状态有关   (  B   )

2、CMOS门电路的静态功耗比TTL门电路的静态功耗 B   。

A、 大      B、 小    C、 相等       D、  以上各项都不是      

TTL时电流控制器件,而cmos是电压控制,ttl速度快,但功耗大

Cmos速度慢但功耗小

3、如图所示TTL电路中逻辑表达式为的是

4、编码器的逻辑功能是 b   。

A、把某种二进制代码转换成某种输出状态

B、将某种状态转换成相应的二进制代码

C、把二进制数转换成十进制数  

D、以上各项都不是     

5、两个TTL或非门构成的基本RS触发器如图所示。如果S=R=0,则触发器的状态应为c

A.置0   

B.置1   

C.Qn+1=Qn  

D.Qn+1不定    (   )

6、由开关组成的逻辑电路如图所示,设开关A、B分别有如图所示为“0”和“1”两个状态,则信号灯L亮的逻辑式为

A. L=AB+    

B.  L=+AB    

C.  L=+ 

D. 以上各项都不是   ( c  )

 

7、下图所示波形的起始状态Q3Q2Q1Q0= 0000,则该波形表明的计数器是(多项选择)CD

A.  下降沿触发的十进制减法计数器   

B.  高电平触发,有8个无效状态

C.  下降沿触发的十进制加法计数器   

D.  有6个无效状态的十进制加法计数器

8、电路如图所示,这是由定时器构成的 B  。 

 A、多谐振荡器   

 B、单稳态触发器      

 C、施密特触发器 

D、双稳态触发器        

9、八路数据选择器如图所示,该电路实现的逻辑函数F等于(多项选择)AC

A.  

B.    

C.    

D.  A+B    (    )

三、判断题 (本题10分,共10题)

1.异步时序电路各级触发器类型不同。(  N ) 

2. 与十进制数(1)10等值的余3码是(0100)余3码。(  Y )

3.的对偶式是   (Y  )

4.计数器的模是指对输入的计数脉冲的个数。( N )

5. TTL与非门如图所示,输出高电平为3.6V,低电平为0.3V,若输入端外接电阻Ri小于与非门的关门电阻Roff,即Ri<Roff,C点相当于逻辑低电平,则输出F=3.6V。(Y)

6. 在如图所示的电路中,当ABC = 111时,输出Y = 0。( Y)

7. 触发器必须具备的基本特点之一是:根据不同的输入信号可以置成1或0状态。( Y )

8. 在如图所示的多谐振荡器电路中,为降低振荡频率而减小电源电压VCC。(N )

9. 存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。( Y )

10. CMOS门电路的输入阻抗很高,若输入端悬空,在有静电感应等情况下,在悬空端将产生不定电位,故 CMOS门输入端不允许悬空。(Y)

四、综合题(本题32分,共4题)

1.电路如图所示,设开关闭合为1,断开为0,灯亮为1,灯灭为0。列出反映逻辑L和A、B、C关系的真值表,并写逻辑函数L的表达式。

2.用卡诺图化简函数。

3.主从JK触发器和维持阻塞型D触发器所组成的逻辑电路如图(a)所示。已知Rd、CP和D的波形如图(b)所示,试对应地画出Q0 、Q1端的波形。设触发器的初态均为1。

4. 由555定时器构成的多谐振荡器如图所示。

已知:R1= 1kΩ,R2= 8.2 kΩ,C1= 0.1μF,C2= 0.01μF 

试求:脉冲宽度tWH、振荡频率f和占宽比D。

五、计算题(本题22分,共2题)

1.阻塞-维持型D触发器的电路如图(a)所示,输入波形如图(b)所示,画出Q端的波形。设触发器的初始状态为“0”。

2.写出如图所示时序电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并说明该电路能否自启动。

文档

陕西理工学院1

陕西理工学院数字电子技术基础期末考试试卷题号一二三四五总分得分阅卷人答卷注意事项:学生答题前必须先将试卷上面的系名、班名、姓名、学号、考试日期一一填写清楚。字迹要清楚工整,不宜过大,以防试卷不够使用。一、填空题:(每题2分,共18分)1、二进制数(1011011)2转换成十进制数是91;八进制数(723)8转换成十进制数是467;十六进制数(DA5)16转换成十进制数是。2、TTLOC门的输出端并联直接相连,实现线与。3、在下图所示的组合电路框图中,若A1,A2…Am为输入逻辑变量,Y1,Y2
推荐度:
  • 热门焦点

最新推荐

猜你喜欢

热门推荐

专题
Top