窗体底端
1:当用 8259A中断控制器时,其中断服务程序执行EOI命令的作用是( )。2.清除该中断服务寄存器中的对应位,以允许同级或低级的中断能被响应 | |
2:4KB容量的存储器系统,若首地址为A4000H,则末地址为( )。2.A5000H | |
3:当CPU不使用总线时进行DMA操作,这种占用总线的方式是( )。3.周期窃取方式 | |
4:ADC 0809采用的转换原理是( )。1.逐次逼近式 | |
5:8255A使用了( )个端口地址。4.4 | |
6:在异步串行输入/输出接口中,实现并行数据与串行数据的转换的主要功能部件是( )。1.发送和接收移位寄存器 | |
7:某一SRAM芯片的容量是512×8位,除电源和接地线外,该芯片的其他引脚最少应为( )根。4.19 | |
8:设某存储器系统ROM容量为2KB,末地址为27FFH,已知其地址是连续的,则该存储器系统的存储器首地址为( )。3.2000H | |
9:属于辅助操作接口的是( )。2.RAM接口 | |
10:既然是在数据传输率相同的情况下,那么,又说同步字符传输速度要高于异步字符传输其原因是( )。2.附加位信息总量少 | |
窗体顶端 窗体底端 11:异步串行通信的主要特点是( )。1.传送的每个字符是发送的 | |
12:在微型机中,主存是由( )组成。4.RAM和ROM | |
14:8086对下列中断优先级响应最高的请求是( )。3.内部软件中断 | |
15:在存储器连线时,线片控制采用( )方式时,不存在( )的问题,即所分配的地址是连续的。4.全译码;地址浮动 | |
16:主机与设备传送数据时,采用( ),CPU的效率最高。3.DMA方式 | |
17:总线握手的作用是( )。3.控制每个总线操作周期中数据传送的开始和结束 | |
19:对于开关型设备的控制,适合采用的I/O传送方式是( )。1.无条件 | |
20:8259A全嵌套方式的主要特点是( )。1.中断优先级固定 | |
21:针式点阵打印机的主要缺点是( )。3.噪音大 | |
22:设异步串行通信的波特率为2400波特,若传送1KB的数据,每帧信息占10个数据位,则传送所需的时间为( )秒。2.4.3 |
23:在Intel 8255A中可以进行按位置位/复位的端口是( )。3.端口C | |
25:采用SDLC/HDLC方式时,标志场信息为( )。1.01111110 | |
26:在某一存储器系统中,设有只读存储器10KB,随机存储器54KB,使用16位地址来寻址,其中,只读存储器位于低地址段,其地址范围为( )。1.0000 ~ 27FFH | |
窗体顶端 窗体底端 27:I/O口与主机信息的交换采用中断方式的特点是( )。2.CPU与设备并行工作,传送与主程序串行工作 | |
28:8251是( )器件。3.USART | |
29:微机读写控制信号的作用是( )。4.以上三种作用 | |
30:并行接口和串行接口的区别主要表现在( )之间的数据传输前者是并行,后者是串行。2.接口与外设 | |
31:设异步串行通信的波特率为2400波特,若传送1KB的数据,每帧信息占10个数据位,则传送所需的时间为( )秒。2.4.3 | |
32:CPU在( )时响应中断。4.一条指令结束 | |
33:某计算机的字长是16位,它的存储器容量是KB,若按字编址那么它的最大寻址范围是( )。2.32K字 | |
34:当CPU不使用总线时进行DMA操作,这种占用总线的方式是( )。3.周期窃取方式 | |
35:ADC 0809 的基准电压为5V,当输入模拟量为1.25V时,其转换输出的数字量是( )。3.40H | |
窗体顶端 窗体底端 1:对8251A芯片的偶地址端口进行读操作时,可从状态寄存器中读出状态信息。错误 | |
2:在微型计算机中,串行输入输出端口与微处理器之间是采用串行方式交换数据的。错误 | |
3:同步串行传送能够得到比异步串行传送更高的传输速率和传输效率。正确 | |
5:8255A工作于方式2时,C口的线均不能用于输入/输出。错误 | |
6:8255A工作于选通的输出方式时,由ACK有效来使OBF无效 ;工作于选通的输入方式时,由STB有效自动将IBF置位。正确 | |
7:任何一种可编程I/O接口芯片,工作前都必须先向它的控制寄存器写入控制字,以选择所需工作方式和功能。正确 |
8:基本输出接口是保持微处理器输出数据的一个锁存器。正确 | |
9:异步串行通信传送的数据中不含有控制信息错误。 | |
10:80X86在采用I/O方式编址时,I/O端口地址与存储器地址一样由段基址和偏移地址两部分组成。错误 | |
12:8259A的普通全嵌套方式中,各中断源的优先级是固定的,IR0的优先级最高,IR7的最低。正确 | |
13:数据信息、状态信息和控制信息通常都以数据形式通过数据总线同CPU进行传送。正确 | |
14:8255A工作于方式1时,可用于查询方式传送或中断方式传送正确。 | |
15:中断向量表是指中断类型编码表。 错误 | |
16:在执行某一级的中断服务程序中,如果有较高优先级的中断源请求中断,则都要立即响应较高优先级的中断。错误 | |
17:计算机存储器连接中采用部分译码电路时,地址空间有重叠区正确。 | |
19:8086CPU响应外部可屏蔽中断INTR时,在第二个中断响应周期,由数据总线读入外设的中断类型码。正确 | |
20:当8251A从CPU得到一个字符后, TxRDY的电平保持不变。错误 | |
21:在三种基本I/O同步控制方式中,以DMA方式控制最好,中断驱动次之,程序查询方式最差。错误 | |
22:DMA控制器8237A现行字节数寄存器的值减到0时,终止计数错误。 | |
24:主机与外设采用查询方式传送数据时,主机与设备是串行工作的。正确 | |
25:输入/输出设备可以不经过适配器(接口)而直接接到系统总线上和主机进行信息交换。错误 | |
窗体顶端 窗体底端 | |
2:DAC1210的分辨率是( )。3.12位 |
4:关于EPROM下面的说法中,正确的是( )。4.EPROM 是可改写的,但它不能作为随机读写存储 | |
5:下面中断中,只有( )需要中断类型码。3.INTR | |
6:某计算机的字长是16位,它的存储器容量是KB,若按字编址那么它的最大寻址范围是( )。2.32K字 | |
7:采用SDLC/HDLC方式时,标志场信息为( )。1.01111110 | |
8:在某一存储器系统中,设有只读存储器10KB,随机存储器54KB,使用16位地址来寻址,其中,只读存储器位于低地址段,其地址范围为( )。1.0000 ~ 27FFH | |
9:8255A中的工作方式控制字一定( )。3.大于等于80H | |
11:设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器。该系统构成需要K*1位的存储器芯片的数量需( )块。4.128 | |
12:当CPU不使用总线时进行DMA操作,这种占用总线的方式是( )。3.周期窃取方式 | |
窗体顶端 窗体底端 13:8位D/A转换器的分辨率能给出满量程电压的( )。4.1/256 | |
14:串行通信时,如果两个站都能同时接收和发送信息,那么这种配置方式叫做( )方式。1.全双工 | |
15:当多片8259A级联使用时,对于从8259A,级联信号CAS2~CAS0是( )。1.输入信号 | |
16:在数据传送过程中,数据由串行变为并行,或由并行变为串行,这种转换是通过接口电路中的( )实现的。4.移位寄存器 | |
17:8086对下列中断优先级响应最高的请求是( )。3.内部软件中断 | |
18:既然是在数据传输率相同的情况下,那么,又说同步字符传输速度要高于异步字符传输其原因是( )。2.附加位信息总量少 | |
19:设某存储器系统ROM容量为2KB,末地址为27FFH,已知其地址是连续的,则该存储器系统的存储器首地址为( )。3.2000H | |
20:AD574采用的转换原理是( )。1.逐次逼近式 | |
21:微机读写控制信号的作用是( )。4.以上三种作用 | |
22:异步串行通信的主要特点是( )。1.传送的每个字符是发送的 |
窗体底端
23:在Intel 8255A中可以进行按位置位/复位的端口是( )3.端口C 。 | |
25:按微机系统中与存储器的关系,I/O端口的编址方式分为( )。4.统一和编址 | |
26:根据下面所提供的某80X86微机内存中的数据,判断INT 11H中断服务程序的入口地址是( )。1. F000:F84D 0000:0040 B3188ACC4DF800F0 41F800F0C5188ACC 0000:0050 39E700F0A0198ACC 2EE800F0D2EF00F0 | |
27:在查询传送输入方式接口中,被查询的I/O端口给出( )1.就绪信息 。 | |
28:在中断响应周期内,将IF置0是由( )。1.硬件自动完成的 | |
29:如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求。若要调整中断事件的响应顺序,可以利用( )2.中断屏蔽 。 | |
31:ADC 0809 的基准电压为5V,当输入模拟量为1.25V时,其转换输出的数字量是( )。3.40H | |
32:某一SRAM芯片的容量是512×8位,除电源和接地线外,该芯片的其他引脚最少应为( )根。4.19 | |
33:总线握手的作用是( )。3.控制每个总线操作周期中数据传送的开始和结束 | |
34:在微型机中,主存是由( )组成。4.RAM和ROM | |
35:采用SDLC/HDLC方式时,标志场信息为( )。1.01111110 | |
窗体顶端 窗体底端 1:任何一种可编程I/O接口芯片,工作前都必须先向它的控制寄存器写入控制字,以选择所需工作方式和功能。正确 | |
2:若8251A的 TxRDY信号高电平,则表示8251A发送缓冲器为空,已准备好发送一个字符。正确 | |
3:Intel 8251A是一个既可工作在同步方式,又可工作在异步方式的通用串行通信接口芯片。正确 | |
4:对同步串行通信,收/发双方必须采用同一时钟控制数据流。正确 | |
5:8255A工作于方式2时,A口、B口均可作为双向数据传送端口,C口各位作为它们的应答控制线。错误 | |
6:主机与外设采用查询方式传送数据时,主机与设备是串行工作的正确。 | |
7:EPROM中存放的信息,在计算机执行程序时只能读,且断电后仍能保持原有的信息。正确 |
8:DMA控制器8237A现行字节数寄存器的值减到0时,终止计数。错误 | |
9:异步通信与同步通信的差别主要表现在字符与字符间的传送一个是异步,一个是同步,至于字符内部的位与位之间,两者都是同步传送的。正确 | |
10:同步串行传送能够得到比异步串行传送更高的传输速率和传输效率。正确 | |
11:若I/O端口与主存单元统一用主存地址编址,那么在计算机的指令系统中可以不设专门的I/O指令。正确 | |
12:存储器的存储空间与微机的地址线位数有关。正确 | |
13:8255A工作于方式2时,A口、B口均可作为双向数据传送端口,C口各位作为它们的应答控制线。错误 | |
14:在存储器的三种片选译码方法中,全译码不仅存储空间利用率最高、译码电路简单,且不存在地址重叠问题。错误 | |
15:在微型计算机中,串行输入输出端口与微处理器之间是采用串行方式交换数据的。错误 | |
16:8255A工作于方式2时,C口的线均不能用于输入/输出。错误 | |
17:当中断允许时,CPU在每条指令的最后一个时钟周期检测中断请求。正确 | |
19:8255A工作于选通的输出方式时,由ACK有效来使OBF无效 ;工作于选通的输入方式时,由STB有效自动将IBF置位。正确 | |
20:8259A可以编程实现某些低优先级中断打断高优先级中断的工作方式。正确 | |
21:8259A的普通全嵌套方式中,各中断源的优先级是固定的,IR0的优先级最高,IR7的最低。正确 | |
22:锁存器即可作为输出接口,又可作为输入接口使用。错误 | |
23:同步串行传送能够得到比异步串行传送更高的传输速率和传输效率。正确 | |
24:异步串行通信传送的数据中不含有控制信息。 错误 | |
25:8251A芯片复位以后,第一次用奇地址端口写入的值进入控制寄存器。错误 | |
窗体顶端 窗体底端 1:串行通信时,如果两个站都能同时接收和发送信息,那么这种配置方式叫做( )方式。1.全双工 | |
2:波特率是串行通信中的一项重要参数,以下说明中正确的是( )。2.波特率是指单位时间内传送的二进制数的位数 |
3:采用两片8259A可编程中断控制器级联使用,可以使CPU的可屏蔽中断扩大到( )。1.15级 | |
4:在数据传送过程中,数据由串行变为并行,或由并行变为串行,这种转换是通过接口电路中的( )实现的。4.移位寄存器 | |
5:8位D/A转换器的分辨率能给出满量程电压的( )。4.1/256 | |
6:8259A当前最高优先权为IR4,若OCW2命令设置为自动循环优先权方式,则命令执行后8259A的优先权排队顺序为( )。2.IR5、IR6、IR7、IR0、IR1、IR2、IR3、IR4 | |
7:8255中可用置位/复位控制字对( )的各位进行按位操作以实现某些控制功能。3.C口 | |
11:在异步串行输入/输出接口中,实现并行数据与串行数据的转换的主要功能部件是( )。1.发送和接收移位寄存器 | |
12:中断向量地址是( )。3.中断服务程序入口地址的地址 | |
13:在Intel 8255A中可以进行按位置位/复位的端口是( )3.端口C 。 | |
14:微型计算机采用的是( )键盘。1.非编码键盘 | |
15:设异步串行通信的波特率为2400波特,若传送1KB的数据,每帧信息占10个数据位,则传送所需的时间为( )秒。2.4.3 | |
16:属于辅助操作接口的是( )。2.RAM接口 | |
17:下列8259A的命令字中,必须在正常操作开始前写入的是( )。1.初始化命令字ICW | |
19:8255A使用了( )个端口地址。4.4 | |
20:在某一存储器系统中,设有只读存储器10KB,随机存储器54KB,使用16位地址来寻址,其中,只读存储器位于低地址段,其地址范围为( )。1.0000 ~ 27FFH | |
窗体顶端 窗体底端 21:采用SDLC/HDLC方式时,标志场信息为( )。1.01111110 | |
22:8259中断屏蔽寄存储器的作用是( )。2.禁止外设向CPU发中断请求 | |
23:串行通信时,如果两个站都能同时接收和发送信息,那么这种配置方式叫做( )方式。3.全双工 |
24:8251是( )器件。3.USART | |
25:8086对下列中断优先级响应最高的请求是( )。3.内部软件中断 | |
26:针式点阵打印机的主要缺点是( )。3.噪音大 | |
27:在存储器连线时,线片控制采用( )方式时,不存在( )的问题,即所分配的地址是连续的。4.全译码;地址浮动 | |
29:8259A的IRR作用是( )。1.保存正在请求的中断级 | |
30:设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器。该系统构成需要K*1位的存储器芯片的数量需( )块。4.128 | |
31:传送数据时,占用CPU时间最长的传送方式是( )。1.查询 | |
32:8259A全嵌套方式的主要特点是( )。1.中断优先级固定 | |
33:当CPU不使用总线时进行DMA操作,这种占用总线的方式是( )。3.周期窃取方式 | |
34:存储周期是( )。4.存储器进行连续写操作所允许的最短时间间隔 | |
35:当+5V基准电压加到DAC0832上时,若输入数据为60H,则转换输出的电压值为( )。1.1.875V | |
窗体顶端 窗体底端 | |
2:异步串行通信中,检测一个新字符的开始是利用极性相反的停止位(空闲位)与起始位之间的负跳变来实现的。正确 | |
3:静态随机存储器的内容可以永久性保存。错误 | |
4:8255A工作于方式2时,A口、B口均可作为双向数据传送端口,C口各位作为它们的应答控制线。错误 | |
5:输入/输出设备可以不经过适配器(接口)而直接接到系统总线上和主机进行信息交换。错误 | |
6:8259A的普通全嵌套方式中,各中断源的优先级是固定的,IR0的优先级最高,IR7的最低。正确 | |
7:8259A可以编程实现某些低优先级中断打断高优先级中断的工作方式。正确 | |
8:奇偶校验位是根据传送数据中的“1”的个数进行编码的。正确 |
9:CPU对外设的访问实质上是对外设接口电路中相应的端口进行访问。正确 | |
10:8251A工作在异步串行方式时,每个字符的数据位的长度为5 ~ 8 位,因此通信双方可以在此范围内任意改变数据长度。错误 | |
11:DMA方式的I/O操作与程序查询方式和中断控制式相比,用硬件控制代替了那里的软件控制,且无需经CPU传数,因此数据传送速度明显提高。正确 | |
12:通常每个外设都有一个接口寄存器与主机交换信息。因此,主机只能用一个唯一地址来访问一个外设。错误 | |
13:8255A工作于方式1时,可用于查询方式传送或中断方式传送正确。 | |
14:在实际存储容量超过微处理器的地址线所能提供的最大寻址范围时必须采用扩充地址法。正确 | |
15:数据信息、状态信息和控制信息通常都以数据形式通过数据总线同CPU进行传送。正确 | |
16:DMA方式用于高速外围设备的信息传送,能够代替中断方式错误 。 | |
17:8251A不能同时实现发送数据和接收数据的功能。错误 | |
18:异步串行通信传送的数据中不含有控制信息。错误 | |
19:在三种基本I/O同步控制方式中,以DMA式控制最好,中断驱动次之,程序查询方式最差。错误 | |
20:80X86 MPU提供了两种I/O端口寻址方式:立即数寻址方式和DX寄存器间接寻址方式。前者寻址0~255,后者寻址范围0~K。错误 | |
21:8255A工作于方式0时,不能使用中断,而在方式1或方式2时,既可用中断,也可不用中断。正确 | |
23:中断屏蔽位为程序员提供了控制中断处理顺序的手段正确。 | |
24:若8251A的 TxRDY信号高电平,则表示8251A发送缓冲器为空,已准备好发送一个字符。正确 | |
25:DMA控制器8237A现行字节数寄存器的值减到0时,终止计数错误。 |
2.周期中断
9:在DMA操作期间,8237A选择存储器的信号是A15~A0,而选择外设端口的信号是( )。4.DACK
31:在DMA数据传送方式中,实现地址的修改与传送字节数技术的主要功能部件是( )。4.DMAC
4:调制解调器是将数字信号转换为适合在传输线上进行传输的音频模拟信号,或者将传输线上的音频模拟信号还原为数字信号。正确
5:在存储器的片选译码方法中,全译码不仅存储空间利用率最高、译码电路简单,且不存在地址重叠问题。错误
8:对于可屏蔽中断的嵌套处理原则是允许高级中断打断低级中断,允许同级中断相互打断,而不允许低级中断打断高级中断。错误
11:异步串行通信的基本特点是:以字符为基本单位,传送时字符间异步,字符内各位间同步。正确
20:动态RAM组成的存储器,必须周期性进行刷新,否则存放的内容就会丢失。而刷新对用户是透明的。正确
22:采用串行数据通信时,数据在传输线上是一位一位的传输,因此发送端在输出一位数据后,需要在接收端收到此数据之后才能送出下一位数据。错误
25:利用8255A的C口按位置位/复位功能,一次可使C口的几位同时置1或置0。错误
3:8251异步通信工作,传送一个字符包括:一个起始位,一个停止位,一个奇偶校验位和七个数据位,共十位。若要求每秒钟传送120个字符,则波特率应为( )。1.1200 波特
6:当8259A设定为全嵌套工作方式时,( )的优先权最高。4.IR0
7:存储器扩展时,用于数据总线驱动的芯片是( )。3.74LS245
15:8237DMA控制器不能控制的传送是( )。2.外设与外设之间传送
20:若同时锁存8254的0通道和1通道的状态和计数值,则其对应的回读命令字为( )。1.1100 0110
14:8259A管理的8路外部中断向量存放在中断向量表中连续的32个字节中。正确
24:8086系统中,软件中断和非屏蔽中断执行两个中断响应总线周期。
错误
25:所谓并行接口和串行接口,顾名思义,就是指I/O接口与CPU和外设之间的通信方式都是一个为并行,一个为串行。错误
23:8255A工作于方式0时,只适合无条件传送方式。错误
12:从硬件的角度而言,采用硬件最少的数据传送方式是( )。
4.无条件传送
35:键盘接口属于( )。1.用户交互接口
3:异步串行通信在工作时,通信双方不需要同步。错误
15:80X86的外部硬件中断包括非屏蔽中断(NMI)和可屏蔽中断(INTR)两类,它们都受CPU内部的中断允许标志(IF)的控制。错误
27:在正常EOI方式下, 中断结束命令是清除( )中的某一位。
2.ISR
在微机中,CPU访问各类存储器的频率由高到低的次序为( )。
A. Cache 内存 磁盘 磁带