
一、填空题(本大题共10小题,每空格1分,共10分)
请在每小题的空格中填上正确答案。错填、不填均无分。 1.基本逻辑运算有 、或、非3种。
2.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫 。 3.函数AC AB Y +=的最小项表达式为 。
4.TTL 门电路中,输出端能并联使用的有 和三态门。
5.3线—8线译码器74LS138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 。 6.能够将1个输入数据,根据需要传送到m 个输出端的任何一个输出端的电路叫 。 7.对于T 触发器,当T= 时,触发器处于保持状态。
8.某计数器的输出波形如图1所示,该计数器是 进制计数器。
CP 0Q 1Q 2
Q 图1
9.Mealy 型时序逻辑电路的输出是 的函数。
10.模数转换器(ADC )两个最重要的指标是转换精度和 。 二、选择题(本大题共15小题,每小题2分,共30分)
在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。
11.下列各组数中,是8进制的是 。 A .27452 B .63957 C . 47EF8 D . 37481
12.用0、1两个符号对100个信息进行编码,则至少需要 。 A .8位 B .7位 C .9位 D .6位
13.和逻辑式ABC A +相等的式子是 。 A .BC B .1+BC C .A D .BC A +
14.函数F =AB +BC ,使F =1的输入ABC 组合为 。 A .ABC =000 B .ABC =010 C .ABC =101 D .ABC =110
15.逻辑函数C B AB F +=的反函数F = 。 A .))((C B B A ++ B .))((C B B A ++
C .C B A ++
D .C B B A +
16.一只四输入端或非门,使其输出为1的输入变量取值组合有 种。 A .15 B . 8 C .7 D .1
17.将TTL 与非门作非门使用,则多余输入端应做 处理。 A .全部接高电平 B .部分接高电平,部分接地
18.某集成电路芯片,查手册知其最大输出低电平V OL max=0.5V,最大输入低电平V IL max=0.8V,最小输出高电平V OH min=2.7V,最小输入高电平V IH min=2.0V,则其低电平噪声容限V NL= 。
A.0.4V B.0.6V C.0.3V D.1.2V
19.下列电路中,不属于组合逻辑电路的是。
A.译码器B.全加器C.寄存器D.编码器
20.存在一次变化问题的触发器是。
A.基本RS触发器B.D锁存器C.主从JK触发器D.边沿JK触发器21.一个4位的二进制加计数器,由0000状态开始,经过25个时钟脉冲后,此计数器的状态为。
A.1100 B.1000C.1001D.1010
22.能起定时作用的电路是。
A.施密特触发器B.单稳态触发器C.多谐振荡器D.译码器
23.一个5位地址码、8位输出的ROM,其存储矩阵的容量。
A.48 B. C.40 D.256
24.某8位D/A转换器,当输入全为1时,输出电压为5.10V,当输入D=(00000010)2 时,输出电压为。
A.0.02V B.0.04V C.0.08V D.都不是
25.PAL是一种的可编程逻辑器件。
A.与阵列可编程、或阵列固定B.与阵列固定、或阵列可编程
C.与、或阵列固定D.与、或阵列都可编程
三、分析题(本大题共7小题,每小题6分,共42分)
26.用图形法将下列逻辑函数化成最简“与或”式。(∑d为约束项之和)F(A,B,C,D)=∑m (5,6,7,8,9)+∑d (10,11,12,13,14,15)
27.分析图2所示电路的逻辑功能。列出真值表,写出电路输出函数S的逻辑表达式。
图2
28.与或非门组成的电路如图3所示。写出输出函数的表达式,列出其真值表。
图3
29.根据图4所示4选1数据选择器实现的组合电路,写出输出Z 的表达式并化成最简“与或”表达式。
图4
30.由与非门组成的基本RS 触发器如图5所示。已知输入端 D ,D 的电压波形,试画出与之对应的Q 和Q 的波形。
Q Q
D S D R 图5
31.分析图6所示同步时序逻辑电路。要求: (1)写出各级触发器的驱动方程(激励函数); (2)写出各级触发器的状态方程; (3)列出状态转移表; (4)画出状态转移图; (5)描述逻辑功能。
1
Q CP
图6
32. 由集成定时器555的电路如图7所示,请回答下列问题。
(2)画出电路中A、B两点对应的波形。
R R
t
t 0
B
A
图7
四、设计题(本大题共2小题,每小题9分,共18分)
33.用与非门设计一组合电路,其输入为三位二进制数,当输入能被2或3整除时,输出F=1,其余情况F=0。(设0能被任何数整除)
34.用同步四位二进制计数器74161构成初始状态为0100的九进制计数器。画出状态转
换图和连线图。74161的逻辑符号和功能表分别见图8和表1。
D D
图8
表1
